Advantech PCI-1718 Series Uživatelský manuál Strana 63

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 94
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 62
55 Appendix A
A.5 Counter/Timer
Counter chip
82C54 or equivalent
Channels
3 channels, 2 channels are permanently configured as
programmable pacers; 1 channel is free for user appli-
cation
Resolution
16-bit
Compatibility
TTL level
Base Clock
Channel 1: 10 MHz
Channel 2: Takes input from output of channel 1
Channel 0: Internal 100 kHz or external clock
(10 MHz max.) selected by software
Max. Input
Frequency
10 MHz
Clock Input
Low 0.8 V max.
High 2.0 V min.
Gate Input
Low 0.8 V max.
High 2.0 V min.
Counter Output
Low 0.5 V max.@+24 mA
High 2.4 V min.@-15 mA
Zobrazit stránku 62
1 2 ... 58 59 60 61 62 63 64 65 66 67 68 ... 93 94

Komentáře k této Příručce

Žádné komentáře